2. El CI mas común de un sumador en
paralelo es de cuatro bits, contiene 4 FAs
interconectados y los circuitos de acarreo
adelantado necesarios para la operación
de alta velocidad.
Todos los sumadores en paralelo de
cuatro bits son los chips 7483A ,
74LS83A, 74LS283 y 74HC283.
3. Sumador en paralelo de
cuatro bits 74HC283.
Entradas para este CI: 2
números de 4 bits
( A3 A2 A1 A0 yB3 B2 B1 B0 ) y el
acarreo (C0 ) , hacia la
posición del LSB.
Salidas: Es la suma de los
2 números y el acarreo (C4 )
que proviene de la posición
del MSB.
Los bits de suma se
etiquetan utilizando la letra
griega mayúscula sigma FIGURA 1
( 3 2 1 0) .
4. SUMADORES EN PARALEO EN CASCADA
Se puede conectar dos o mas sumadores
de CI juntos (en cascada) para poder
sumar números binarios mas grandes.
5. Entradas: Dos
sumandos de 8 bits.
Salida: 8 bits de
Suma.
(C8 ) es el acarreo que
proviene de la
posición del MSB, se
puede usar como
entrada de acarreo
para una tercera
etapa de sumados si
se van a sumar
números mas
grandes.
FIGURA 2
6. EJEMPLO
Determine los niveles lógicos en las entrada y
salidas del sumador de 8 bits en la figura 2, cuando
se suma el (80 10 ) con el (120 10 ) .
7. SOLUCIÓN
Se convierte cada numero en binario de 8 bits.
120 = 01111000
80 = 01010000
Estos dos valores se aplican a las entradas A y
B.
[A] = 01111000
[B] = 01010000
[ ] =11001000
Las salidas de la suma indicaran 11001000 de
izquierda a derecha. Como no hay
desbordamiento hacia el bit (C8 ) quedará como
un 0.