SlideShare una empresa de Scribd logo
1 de 9
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.1
CONTENIDO
I.- RESUMEN Y OBJETIVOS DEL EXPERIMENTO:.......................................................................2
II.- MATERIALES:...................................................................................................................2
III.- FUNDAMENTO TEORICO:................................................................................................2
IV.- PARTE EXPERIMENTAL:...................................................................................................4
V.- CONCLUSIONES:..............................................................................................................8
VI.- BIBLIOGRAFIA:................................................................................................................8
VII.- APÉNDICE: ....................................................................................................................9
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.2
I.- RESUMEN Y OBJETIVOS DEL EXPERIMENTO:
El experimento realizado en clase consistió en la implementación de un circuito secuencial síncrono,
específicamente un contador mod 8 up/down donde la entrada de control servía para establecer el
modo de conteo (creciente o decreciente). Para la implementación de este circuito necesitamos 5
circuitos integrados para los flips flops y las compuertas que comprenderían los circuitos
combinacionales:
Los objetivos del experimento son:
 Instruirnos en la elaboración de circuitos digitales cada vez más complejos.
 Comprobar el funcionamiento de circuitos secuenciales síncronos
 Aplicar lo aprendido de circuitos antirrebotes para el buen funcionamiento de nuestros
circuitos
 Implementar y comprobar el funcionamiento del contador asíncrono up/down de 3 bits.
II.- MATERIALES:
 Protoboard,varioscablesde conexión
 FF JK de disparode flanconegativo
 Puertaslógicas:(2) ANDde 3 entradas,(2) ANDde 2 entradas,(2) OR de 2 entradasy
(1) inversor
 Resistores1K
 Circuitoantirrebote
 Leds
 Fuente de alimentación
 Multímetro
III.- FUNDAMENTO TEORICO:
Los contadores síncronos se diferencian de los asíncronos en que la señal de reloj va a ser común a
todos los biestables (flip flops ), lo que va a motivar que todos los cambios se produzcan a la vez,
solventando de esta forma los problemas que presentaban los asíncronos enunciados en el apartado
anterior. Como inconveniente, necesitan una lógica adicional conectada a las entradas de los
biestables.
Cuando necesitamos la mayor precisión posible, se deben utilizar los Contadores Síncronos o
"Paralelos".
En los contadores paralelos, todos los FF cambian al mismo tiempo, lo que reduce la propagación a un
solo valor (el tiempo que tarda en cambiar de estado un solo FF).
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.3
En la figura se muestra el esquema interno de un contador síncrono de 4 bits. Los bloque lógicos que
aparecen en la imagen son puertas lógicas básicas (AND, OR, NOT…) cuyas entradas son las salidas
de los biestables, o sea, el estado del contador en cada momento.
CONTADORES SÍNCRONOS DE CUENTA ASCENDENTE/DESCENDENTE
El circuito que implementaremos en laboratorio es un contador síncrono mod 8 como se puede
observar en la figura está conformado por 3 flip flop tipo JK cuyas entradas tienen que estar en alto
para realizar la conmutación en cada clock , los circuitos combinacionales que conecta la salida de
cada flip flop a las entradas del siguiente están conformados por dos compuertas and y una or de
esta manera
Las salidas de cada flip flop del circuito estarán en el siguiente orden dependiendo de la entrada de
control.
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.4
IV.- PARTE EXPERIMENTAL:
CIRCUITO A IMPLEMENTAR
ANÁLISIS DEL CIRCUITO:
A).- ECUACIONESDE ESTADO:
i. 𝑄0( 𝑡 + 1) = 𝐽0 𝑄0( 𝑡)̅̅̅̅̅̅̅ + 𝐾0
̅̅̅ 𝑄0( 𝑡)
𝐽0 = 𝐾0 = 1
𝑌0 = 𝑦0̅̅̅ …………………………(1)
𝒁 𝟎 = 𝒚 𝟎
ii. 𝑄1( 𝑡 + 1) = 𝐽1 𝑄1( 𝑡)̅̅̅̅̅̅̅ + 𝐾1
̅̅̅ 𝑄1( 𝑡)
𝐽1 = 𝐾1 = 𝑥𝑦0 + 𝑥̅ 𝑦0̅̅̅
𝑌1 = ( 𝑥𝑦0 + 𝑥̅ 𝑦0̅̅̅) 𝑦1̅̅̅ + (𝑥𝑦0 + 𝑥̅ 𝑦0̅̅̅)̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅ 𝑦1
𝑌1 = 𝑥𝑦0 𝑦1̅̅̅ + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ + (𝑥𝑦0)̅̅̅̅̅̅̅ (𝑥̅ 𝑦0̅̅̅)̅̅̅̅̅̅̅̅ 𝑦1
𝑌1 = 𝑥𝑦0 𝑦1̅̅̅ + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ + (𝑥̅ + 𝑦0̅̅̅) (𝑥 + 𝑦0)𝑦1
𝑌1 = 𝑥𝑦0 𝑦1̅̅̅ + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ + 𝑥̅ 𝑦0 𝑦1 + 𝑥𝑦0̅̅̅𝑦1 ………………..(2)
𝒁 𝟏 = 𝒚 𝟏
iii. 𝑄2( 𝑡+ 1) = 𝐽2 𝑄2( 𝑡)̅̅̅̅̅̅̅ + 𝐾2
̅̅̅ 𝑄2( 𝑡)
𝐽2 = 𝐾2 = 𝑥𝑦0 𝑦1 + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅
𝑌2 = ( 𝑥𝑦0 𝑦1 + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅) 𝑦2̅̅̅ + (𝑥𝑦0 𝑦1 + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅)̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅ 𝑦2
𝑌1 = 𝑥𝑦0 𝑦1 𝑦2̅̅̅ + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ 𝑦2̅̅̅ + (𝑥̅ + 𝑦0̅̅̅ + 𝑦1̅̅̅ ) (𝑥 + 𝑦0 + 𝑦1)𝑦2……………(3)
𝒁 𝟐 = 𝒚 𝟐
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.5
B).- TABLA DE TRANSICIÓN:
Usamos las ecuaciones 1,2 y 3
y2 y1 y0
X=0 X=1
Z2 Z1 Z0
Y2 Y1 Y0 Y2 Y1 Y0
0 0 0 1 1 1 0 0 1 0 0 0
0 0 1 0 0 0 0 1 0 0 0 1
0 1 0 0 0 1 0 1 1 0 1 0
0 1 1 0 1 0 1 0 0 0 1 1
1 0 0 0 1 1 1 0 1 1 0 0
1 0 1 1 0 0 1 1 0 1 0 1
1 1 0 1 0 1 1 1 1 1 1 0
1 1 1 1 1 0 0 0 0 1 1 1
C).- TABLA DE ESTADOS
Sean los estados:
A=000 E=100
B=001 F=101
C=010 G=110
D=011 H=111
y2 y1 y0 X=0 X=1 Z2 Z1 Z0
A H B 0 0 0
B A C 0 0 1
C B D 0 1 0
D C E 0 1 1
E D F 1 0 0
F E G 1 0 1
G F H 1 1 0
H G A 1 1 1
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.6
D).-DIAGRAMADE ESTADOS
En la experienciausamosunafrecuenciade clockde 1Hz para visualizarlosleds:
A continuacionunasimulacióndelcircuito:
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.7
Cuandox=0, vemosque el contadorestáen suforma descendente ysi x=1 cambiaa suforma
ascendente.
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.8
V.- CONCLUSIONES:
 Un contador ascendnte/descendente puede controlarse para contar hacia arriba o hacia
abajo
 Cada clear o preset de los flip flops deben estar en alto aunque no esté indicado en el
circuito es algo necesario para el buen funcionamiento del contador, este fue un error en
el que incurrimos durante el experimento, si los clear o preset de los flip flops se dejan
al aire la memoria del contador se borrara y empezara a contar desde 0, o regresara a 7
dependiendo de la entrada de control.
 Una aplicación de este tipo de contadores son los temporizadores.
VI.- BIBLIOGRAFIA:
 ftp://ftp.ehu.es/cidira/dptos/depjt/.../Tema%208%20Contadores.pdf
 Sistemas digitales – Ronald J. Tocci
 www.embebidos-cidetec.com.mx/profesores/jcrls/.../contador_sin.pdf
Universidad Nacional Mayor De San Marcos
Decana de América
Fundada el 12 de Mayo de 1551
CIRCUITOS DIGITALES II
Pag.9
VII.- APÉNDICE:
Tenemoscomosalida011
Tenemoscomosalida110

Más contenido relacionado

La actualidad más candente

Tabla laplace
Tabla laplaceTabla laplace
Tabla laplace
JORGE
 
Circuitos secuenciales sincronos y asincronos
Circuitos secuenciales sincronos y asincronosCircuitos secuenciales sincronos y asincronos
Circuitos secuenciales sincronos y asincronos
Alexa Ramirez
 
Problemas resueltos Electrónica digital
Problemas resueltos Electrónica digitalProblemas resueltos Electrónica digital
Problemas resueltos Electrónica digital
Carlos Cardelo
 
Contador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo DContador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo D
Cristian Rodriguez
 
Tratamiento de Señales en Tiempo Discreto Alan Oppenheim 3 edicion.pdf
Tratamiento de Señales en Tiempo Discreto Alan Oppenheim 3 edicion.pdfTratamiento de Señales en Tiempo Discreto Alan Oppenheim 3 edicion.pdf
Tratamiento de Señales en Tiempo Discreto Alan Oppenheim 3 edicion.pdf
SANTIAGO PABLO ALBERTO
 

La actualidad más candente (20)

Analisis de señales y sistemas I segundo parcial
Analisis de señales y sistemas I segundo parcialAnalisis de señales y sistemas I segundo parcial
Analisis de señales y sistemas I segundo parcial
 
Análisis de Bode
Análisis de BodeAnálisis de Bode
Análisis de Bode
 
Tabla laplace
Tabla laplaceTabla laplace
Tabla laplace
 
Problemas tema1 sy_c
Problemas tema1 sy_cProblemas tema1 sy_c
Problemas tema1 sy_c
 
Circuitos secuenciales sincronos y asincronos
Circuitos secuenciales sincronos y asincronosCircuitos secuenciales sincronos y asincronos
Circuitos secuenciales sincronos y asincronos
 
Problemas resueltos Electrónica digital
Problemas resueltos Electrónica digitalProblemas resueltos Electrónica digital
Problemas resueltos Electrónica digital
 
Unidad aritmética lógica (ALU)
Unidad aritmética  lógica (ALU)Unidad aritmética  lógica (ALU)
Unidad aritmética lógica (ALU)
 
TRANSFORMADA DE LAPLACE PARA CIRCUITOS RLC
TRANSFORMADA  DE LAPLACE PARA CIRCUITOS RLCTRANSFORMADA  DE LAPLACE PARA CIRCUITOS RLC
TRANSFORMADA DE LAPLACE PARA CIRCUITOS RLC
 
Analisis de señales y sistemas, primer parcial
Analisis de señales y sistemas, primer parcialAnalisis de señales y sistemas, primer parcial
Analisis de señales y sistemas, primer parcial
 
Circuitos y aplicaciones de detectores de cruce por cero
Circuitos y aplicaciones de detectores de cruce por ceroCircuitos y aplicaciones de detectores de cruce por cero
Circuitos y aplicaciones de detectores de cruce por cero
 
Contador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo DContador de 0 a 7 flip flop tipo D
Contador de 0 a 7 flip flop tipo D
 
transistores en conmutación electrronica de potencia
transistores en conmutación electrronica de potenciatransistores en conmutación electrronica de potencia
transistores en conmutación electrronica de potencia
 
Diagrama de bloques
Diagrama de bloquesDiagrama de bloques
Diagrama de bloques
 
Tratamiento de Señales en Tiempo Discreto Alan Oppenheim 3 edicion.pdf
Tratamiento de Señales en Tiempo Discreto Alan Oppenheim 3 edicion.pdfTratamiento de Señales en Tiempo Discreto Alan Oppenheim 3 edicion.pdf
Tratamiento de Señales en Tiempo Discreto Alan Oppenheim 3 edicion.pdf
 
Sumador\Restador
Sumador\RestadorSumador\Restador
Sumador\Restador
 
Soluciones: Openheim - Sistemas y señales - cap 5
Soluciones: Openheim - Sistemas y señales - cap 5Soluciones: Openheim - Sistemas y señales - cap 5
Soluciones: Openheim - Sistemas y señales - cap 5
 
Multivibradores, Temporizadores y aplicaciones de los Flip-Flops
Multivibradores, Temporizadores y aplicaciones de los Flip-FlopsMultivibradores, Temporizadores y aplicaciones de los Flip-Flops
Multivibradores, Temporizadores y aplicaciones de los Flip-Flops
 
Unidad 2 control 2 /FUNCIÓN DE TRANSFERENCIA PULSO
Unidad 2 control 2 /FUNCIÓN DE TRANSFERENCIA PULSOUnidad 2 control 2 /FUNCIÓN DE TRANSFERENCIA PULSO
Unidad 2 control 2 /FUNCIÓN DE TRANSFERENCIA PULSO
 
Modelado en espacio de estados
Modelado en espacio de estadosModelado en espacio de estados
Modelado en espacio de estados
 
Latches y flip flops
Latches y flip flopsLatches y flip flops
Latches y flip flops
 

Destacado (10)

RELOJ DIGITAL TTL 24 horas
RELOJ DIGITAL TTL 24 horas RELOJ DIGITAL TTL 24 horas
RELOJ DIGITAL TTL 24 horas
 
Plano para el circuito contador ascendente con display de 7 segmentos
Plano para el circuito contador ascendente con display de 7 segmentos  Plano para el circuito contador ascendente con display de 7 segmentos
Plano para el circuito contador ascendente con display de 7 segmentos
 
CIRCUITOS SECUENCIALES
CIRCUITOS SECUENCIALESCIRCUITOS SECUENCIALES
CIRCUITOS SECUENCIALES
 
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
Circuitos secuenciales: Contadores, Registros de Desplazamiento y Circuito de...
 
Conexión en cascada
Conexión en cascadaConexión en cascada
Conexión en cascada
 
Compuertas Lógicas
Compuertas LógicasCompuertas Lógicas
Compuertas Lógicas
 
Circuitos secuenciales
Circuitos secuencialesCircuitos secuenciales
Circuitos secuenciales
 
Ejercicios de matrices
Ejercicios de matricesEjercicios de matrices
Ejercicios de matrices
 
Teacher 5 english
Teacher 5   englishTeacher 5   english
Teacher 5 english
 
11 Transformada De Laplace
11 Transformada De Laplace11 Transformada De Laplace
11 Transformada De Laplace
 

Similar a Contador up down

Casos practicos
Casos practicosCasos practicos
Casos practicos
light29
 

Similar a Contador up down (20)

Monreal gerardo texto
Monreal gerardo textoMonreal gerardo texto
Monreal gerardo texto
 
Laboratorio 1 de f1
Laboratorio 1 de f1Laboratorio 1 de f1
Laboratorio 1 de f1
 
Aritmética 1er año
Aritmética   1er añoAritmética   1er año
Aritmética 1er año
 
Practico 2
Practico 2Practico 2
Practico 2
 
UNIDAD 2.pdf
UNIDAD 2.pdfUNIDAD 2.pdf
UNIDAD 2.pdf
 
Casos practicos
Casos practicosCasos practicos
Casos practicos
 
Sistema digitales trabajo academico
Sistema digitales trabajo academicoSistema digitales trabajo academico
Sistema digitales trabajo academico
 
Ensamblador
EnsambladorEnsamblador
Ensamblador
 
Razonamiento matematico (1)
Razonamiento matematico (1)Razonamiento matematico (1)
Razonamiento matematico (1)
 
Simulacro sistemas ecuaciones
Simulacro sistemas ecuacionesSimulacro sistemas ecuaciones
Simulacro sistemas ecuaciones
 
Analisis matricial de armaduras 2d - Problemas Resueltos
Analisis matricial de armaduras 2d - Problemas ResueltosAnalisis matricial de armaduras 2d - Problemas Resueltos
Analisis matricial de armaduras 2d - Problemas Resueltos
 
1 era evaluacion matematica verano2018
1 era evaluacion matematica verano20181 era evaluacion matematica verano2018
1 era evaluacion matematica verano2018
 
S1 banco de preguntas
S1 banco de preguntasS1 banco de preguntas
S1 banco de preguntas
 
Programación ensamblador ejercicios clase01
Programación ensamblador  ejercicios  clase01Programación ensamblador  ejercicios  clase01
Programación ensamblador ejercicios clase01
 
Angulosgeometria 111023230354-phpapp01
Angulosgeometria 111023230354-phpapp01Angulosgeometria 111023230354-phpapp01
Angulosgeometria 111023230354-phpapp01
 
Calculo ii modulo
Calculo ii moduloCalculo ii modulo
Calculo ii modulo
 
Curso Complementario final septimo
Curso Complementario final septimoCurso Complementario final septimo
Curso Complementario final septimo
 
Divisor de frecuencia
Divisor de frecuenciaDivisor de frecuencia
Divisor de frecuencia
 
Chapa digital hl09012
Chapa digital hl09012Chapa digital hl09012
Chapa digital hl09012
 
Angulosgeometria 111023230354-phpapp01
Angulosgeometria 111023230354-phpapp01Angulosgeometria 111023230354-phpapp01
Angulosgeometria 111023230354-phpapp01
 

Más de quiqueperu (6)

Memoria sram
Memoria sramMemoria sram
Memoria sram
 
Lab n° 5
Lab n° 5Lab n° 5
Lab n° 5
 
Lab fis n° 4
Lab fis n° 4Lab fis n° 4
Lab fis n° 4
 
Lab n 3 fisica
Lab n 3 fisicaLab n 3 fisica
Lab n 3 fisica
 
Lab fisica 2
Lab fisica 2Lab fisica 2
Lab fisica 2
 
Lab 1[1]
Lab 1[1]Lab 1[1]
Lab 1[1]
 

Último

INSUMOS QUIMICOS Y BIENES FISCALIZADOS POR LA SUNAT
INSUMOS QUIMICOS Y BIENES FISCALIZADOS POR LA SUNATINSUMOS QUIMICOS Y BIENES FISCALIZADOS POR LA SUNAT
INSUMOS QUIMICOS Y BIENES FISCALIZADOS POR LA SUNAT
evercoyla
 

Último (20)

422382393-Curso-de-Tableros-Electricos.pptx
422382393-Curso-de-Tableros-Electricos.pptx422382393-Curso-de-Tableros-Electricos.pptx
422382393-Curso-de-Tableros-Electricos.pptx
 
nomenclatura de equipo electrico en subestaciones
nomenclatura de equipo electrico en subestacionesnomenclatura de equipo electrico en subestaciones
nomenclatura de equipo electrico en subestaciones
 
CONEXIONES SERIE, PERALELO EN MÓDULOS FOTOVOLTAICOS.pdf
CONEXIONES SERIE, PERALELO EN MÓDULOS FOTOVOLTAICOS.pdfCONEXIONES SERIE, PERALELO EN MÓDULOS FOTOVOLTAICOS.pdf
CONEXIONES SERIE, PERALELO EN MÓDULOS FOTOVOLTAICOS.pdf
 
Análisis_y_Diseño_de_Estructuras_con_SAP_2000,_5ta_Edición_ICG.pdf
Análisis_y_Diseño_de_Estructuras_con_SAP_2000,_5ta_Edición_ICG.pdfAnálisis_y_Diseño_de_Estructuras_con_SAP_2000,_5ta_Edición_ICG.pdf
Análisis_y_Diseño_de_Estructuras_con_SAP_2000,_5ta_Edición_ICG.pdf
 
Quimica Raymond Chang 12va Edicion___pdf
Quimica Raymond Chang 12va Edicion___pdfQuimica Raymond Chang 12va Edicion___pdf
Quimica Raymond Chang 12va Edicion___pdf
 
Tippens fisica 7eDIAPOSITIVAS TIPENS Tippens_fisica_7e_diapositivas_33.ppt
Tippens fisica 7eDIAPOSITIVAS TIPENS Tippens_fisica_7e_diapositivas_33.pptTippens fisica 7eDIAPOSITIVAS TIPENS Tippens_fisica_7e_diapositivas_33.ppt
Tippens fisica 7eDIAPOSITIVAS TIPENS Tippens_fisica_7e_diapositivas_33.ppt
 
Controladores Lógicos Programables Usos y Ventajas
Controladores Lógicos Programables Usos y VentajasControladores Lógicos Programables Usos y Ventajas
Controladores Lógicos Programables Usos y Ventajas
 
“Análisis comparativo de viscosidad entre los fluidos de yogurt natural, acei...
“Análisis comparativo de viscosidad entre los fluidos de yogurt natural, acei...“Análisis comparativo de viscosidad entre los fluidos de yogurt natural, acei...
“Análisis comparativo de viscosidad entre los fluidos de yogurt natural, acei...
 
Propuesta para la creación de un Centro de Innovación para la Refundación ...
Propuesta para la creación de un Centro de Innovación para la Refundación ...Propuesta para la creación de un Centro de Innovación para la Refundación ...
Propuesta para la creación de un Centro de Innovación para la Refundación ...
 
Tabla de referentes empíricos para tesis-1.docx
Tabla de referentes empíricos para tesis-1.docxTabla de referentes empíricos para tesis-1.docx
Tabla de referentes empíricos para tesis-1.docx
 
Sistemas de Ecuaciones no lineales-1.pptx
Sistemas de Ecuaciones no lineales-1.pptxSistemas de Ecuaciones no lineales-1.pptx
Sistemas de Ecuaciones no lineales-1.pptx
 
Maquinaria Agricola utilizada en la produccion de Piña.pdf
Maquinaria Agricola utilizada en la produccion de Piña.pdfMaquinaria Agricola utilizada en la produccion de Piña.pdf
Maquinaria Agricola utilizada en la produccion de Piña.pdf
 
Lineamientos del Plan Oferta y Demanda sesión 5
Lineamientos del Plan Oferta y Demanda sesión 5Lineamientos del Plan Oferta y Demanda sesión 5
Lineamientos del Plan Oferta y Demanda sesión 5
 
ATS-FORMATO cara.pdf PARA TRABAJO SEGURO
ATS-FORMATO cara.pdf  PARA TRABAJO SEGUROATS-FORMATO cara.pdf  PARA TRABAJO SEGURO
ATS-FORMATO cara.pdf PARA TRABAJO SEGURO
 
Desigualdades e inecuaciones-convertido.pdf
Desigualdades e inecuaciones-convertido.pdfDesigualdades e inecuaciones-convertido.pdf
Desigualdades e inecuaciones-convertido.pdf
 
Sistema de lubricación para motores de combustión interna
Sistema de lubricación para motores de combustión internaSistema de lubricación para motores de combustión interna
Sistema de lubricación para motores de combustión interna
 
TIPOS DE SOPORTES - CLASIFICACION IG.pdf
TIPOS DE SOPORTES - CLASIFICACION IG.pdfTIPOS DE SOPORTES - CLASIFICACION IG.pdf
TIPOS DE SOPORTES - CLASIFICACION IG.pdf
 
Estadística Anual y Multianual del Sector Eléctrico Ecuatoriano
Estadística Anual y Multianual del Sector Eléctrico EcuatorianoEstadística Anual y Multianual del Sector Eléctrico Ecuatoriano
Estadística Anual y Multianual del Sector Eléctrico Ecuatoriano
 
ingenieria grafica para la carrera de ingeniera .pptx
ingenieria grafica para la carrera de ingeniera .pptxingenieria grafica para la carrera de ingeniera .pptx
ingenieria grafica para la carrera de ingeniera .pptx
 
INSUMOS QUIMICOS Y BIENES FISCALIZADOS POR LA SUNAT
INSUMOS QUIMICOS Y BIENES FISCALIZADOS POR LA SUNATINSUMOS QUIMICOS Y BIENES FISCALIZADOS POR LA SUNAT
INSUMOS QUIMICOS Y BIENES FISCALIZADOS POR LA SUNAT
 

Contador up down

  • 1. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.1 CONTENIDO I.- RESUMEN Y OBJETIVOS DEL EXPERIMENTO:.......................................................................2 II.- MATERIALES:...................................................................................................................2 III.- FUNDAMENTO TEORICO:................................................................................................2 IV.- PARTE EXPERIMENTAL:...................................................................................................4 V.- CONCLUSIONES:..............................................................................................................8 VI.- BIBLIOGRAFIA:................................................................................................................8 VII.- APÉNDICE: ....................................................................................................................9
  • 2. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.2 I.- RESUMEN Y OBJETIVOS DEL EXPERIMENTO: El experimento realizado en clase consistió en la implementación de un circuito secuencial síncrono, específicamente un contador mod 8 up/down donde la entrada de control servía para establecer el modo de conteo (creciente o decreciente). Para la implementación de este circuito necesitamos 5 circuitos integrados para los flips flops y las compuertas que comprenderían los circuitos combinacionales: Los objetivos del experimento son:  Instruirnos en la elaboración de circuitos digitales cada vez más complejos.  Comprobar el funcionamiento de circuitos secuenciales síncronos  Aplicar lo aprendido de circuitos antirrebotes para el buen funcionamiento de nuestros circuitos  Implementar y comprobar el funcionamiento del contador asíncrono up/down de 3 bits. II.- MATERIALES:  Protoboard,varioscablesde conexión  FF JK de disparode flanconegativo  Puertaslógicas:(2) ANDde 3 entradas,(2) ANDde 2 entradas,(2) OR de 2 entradasy (1) inversor  Resistores1K  Circuitoantirrebote  Leds  Fuente de alimentación  Multímetro III.- FUNDAMENTO TEORICO: Los contadores síncronos se diferencian de los asíncronos en que la señal de reloj va a ser común a todos los biestables (flip flops ), lo que va a motivar que todos los cambios se produzcan a la vez, solventando de esta forma los problemas que presentaban los asíncronos enunciados en el apartado anterior. Como inconveniente, necesitan una lógica adicional conectada a las entradas de los biestables. Cuando necesitamos la mayor precisión posible, se deben utilizar los Contadores Síncronos o "Paralelos". En los contadores paralelos, todos los FF cambian al mismo tiempo, lo que reduce la propagación a un solo valor (el tiempo que tarda en cambiar de estado un solo FF).
  • 3. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.3 En la figura se muestra el esquema interno de un contador síncrono de 4 bits. Los bloque lógicos que aparecen en la imagen son puertas lógicas básicas (AND, OR, NOT…) cuyas entradas son las salidas de los biestables, o sea, el estado del contador en cada momento. CONTADORES SÍNCRONOS DE CUENTA ASCENDENTE/DESCENDENTE El circuito que implementaremos en laboratorio es un contador síncrono mod 8 como se puede observar en la figura está conformado por 3 flip flop tipo JK cuyas entradas tienen que estar en alto para realizar la conmutación en cada clock , los circuitos combinacionales que conecta la salida de cada flip flop a las entradas del siguiente están conformados por dos compuertas and y una or de esta manera Las salidas de cada flip flop del circuito estarán en el siguiente orden dependiendo de la entrada de control.
  • 4. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.4 IV.- PARTE EXPERIMENTAL: CIRCUITO A IMPLEMENTAR ANÁLISIS DEL CIRCUITO: A).- ECUACIONESDE ESTADO: i. 𝑄0( 𝑡 + 1) = 𝐽0 𝑄0( 𝑡)̅̅̅̅̅̅̅ + 𝐾0 ̅̅̅ 𝑄0( 𝑡) 𝐽0 = 𝐾0 = 1 𝑌0 = 𝑦0̅̅̅ …………………………(1) 𝒁 𝟎 = 𝒚 𝟎 ii. 𝑄1( 𝑡 + 1) = 𝐽1 𝑄1( 𝑡)̅̅̅̅̅̅̅ + 𝐾1 ̅̅̅ 𝑄1( 𝑡) 𝐽1 = 𝐾1 = 𝑥𝑦0 + 𝑥̅ 𝑦0̅̅̅ 𝑌1 = ( 𝑥𝑦0 + 𝑥̅ 𝑦0̅̅̅) 𝑦1̅̅̅ + (𝑥𝑦0 + 𝑥̅ 𝑦0̅̅̅)̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅ 𝑦1 𝑌1 = 𝑥𝑦0 𝑦1̅̅̅ + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ + (𝑥𝑦0)̅̅̅̅̅̅̅ (𝑥̅ 𝑦0̅̅̅)̅̅̅̅̅̅̅̅ 𝑦1 𝑌1 = 𝑥𝑦0 𝑦1̅̅̅ + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ + (𝑥̅ + 𝑦0̅̅̅) (𝑥 + 𝑦0)𝑦1 𝑌1 = 𝑥𝑦0 𝑦1̅̅̅ + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ + 𝑥̅ 𝑦0 𝑦1 + 𝑥𝑦0̅̅̅𝑦1 ………………..(2) 𝒁 𝟏 = 𝒚 𝟏 iii. 𝑄2( 𝑡+ 1) = 𝐽2 𝑄2( 𝑡)̅̅̅̅̅̅̅ + 𝐾2 ̅̅̅ 𝑄2( 𝑡) 𝐽2 = 𝐾2 = 𝑥𝑦0 𝑦1 + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ 𝑌2 = ( 𝑥𝑦0 𝑦1 + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅) 𝑦2̅̅̅ + (𝑥𝑦0 𝑦1 + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅)̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅̅ 𝑦2 𝑌1 = 𝑥𝑦0 𝑦1 𝑦2̅̅̅ + 𝑥̅ 𝑦0̅̅̅ 𝑦1̅̅̅ 𝑦2̅̅̅ + (𝑥̅ + 𝑦0̅̅̅ + 𝑦1̅̅̅ ) (𝑥 + 𝑦0 + 𝑦1)𝑦2……………(3) 𝒁 𝟐 = 𝒚 𝟐
  • 5. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.5 B).- TABLA DE TRANSICIÓN: Usamos las ecuaciones 1,2 y 3 y2 y1 y0 X=0 X=1 Z2 Z1 Z0 Y2 Y1 Y0 Y2 Y1 Y0 0 0 0 1 1 1 0 0 1 0 0 0 0 0 1 0 0 0 0 1 0 0 0 1 0 1 0 0 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 0 0 0 1 1 1 0 0 0 1 1 1 0 1 1 0 0 1 0 1 1 0 0 1 1 0 1 0 1 1 1 0 1 0 1 1 1 1 1 1 0 1 1 1 1 1 0 0 0 0 1 1 1 C).- TABLA DE ESTADOS Sean los estados: A=000 E=100 B=001 F=101 C=010 G=110 D=011 H=111 y2 y1 y0 X=0 X=1 Z2 Z1 Z0 A H B 0 0 0 B A C 0 0 1 C B D 0 1 0 D C E 0 1 1 E D F 1 0 0 F E G 1 0 1 G F H 1 1 0 H G A 1 1 1
  • 6. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.6 D).-DIAGRAMADE ESTADOS En la experienciausamosunafrecuenciade clockde 1Hz para visualizarlosleds: A continuacionunasimulacióndelcircuito:
  • 7. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.7 Cuandox=0, vemosque el contadorestáen suforma descendente ysi x=1 cambiaa suforma ascendente.
  • 8. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.8 V.- CONCLUSIONES:  Un contador ascendnte/descendente puede controlarse para contar hacia arriba o hacia abajo  Cada clear o preset de los flip flops deben estar en alto aunque no esté indicado en el circuito es algo necesario para el buen funcionamiento del contador, este fue un error en el que incurrimos durante el experimento, si los clear o preset de los flip flops se dejan al aire la memoria del contador se borrara y empezara a contar desde 0, o regresara a 7 dependiendo de la entrada de control.  Una aplicación de este tipo de contadores son los temporizadores. VI.- BIBLIOGRAFIA:  ftp://ftp.ehu.es/cidira/dptos/depjt/.../Tema%208%20Contadores.pdf  Sistemas digitales – Ronald J. Tocci  www.embebidos-cidetec.com.mx/profesores/jcrls/.../contador_sin.pdf
  • 9. Universidad Nacional Mayor De San Marcos Decana de América Fundada el 12 de Mayo de 1551 CIRCUITOS DIGITALES II Pag.9 VII.- APÉNDICE: Tenemoscomosalida011 Tenemoscomosalida110