SlideShare une entreprise Scribd logo
1  sur  3
Télécharger pour lire hors ligne
UNIVERSIDAD CARLOS III DE MADRID. DEPARTAMENTO DE INFORMÁTICA
                           INGENIERÍA TÉCNICA EN INFORMÁTICA DE GESTIÓN.
                                ESTRUCTURA DE COMPUTADORES
                                  Examen final. 22 de enero de 2010
Para la realización del presente examen se dispondrá de 1:30 horas. NO se podrán utilizar libros, apuntes ni calculadoras de
ningún tipo.

Ejercicio 1. Represente en el estándar de coma flotante IEEE 754 de 32 bits el siguiente número: -27.25

Ejercicio 2. Indique de forma razonada el valor decimal de los siguientes números hexadecimales que representan
números en coma flotante en el estándar IEEE 754 de 32 bits:
   a) 0xFF800000
   b) 0x40E80000

Ejercicio 3. Escriba utilizando el ensamblador del MIPS32, el código de una función que calcule el resultado de la
suma 1 + 2+ 3 + …. + N. El valor de N se pasa a la función en el registro $a0 y se asumirá que es mayor que 0. La
función devolverá el resultado en el registro $v1.

Ejercicio 4. Considere el siguiente esquema de procesador de 32 bits. El banco de registros incluye 32 registros.
Considere que el computador utiliza un ciclo de reloj para realizar la decodificación de la instrucción y que se
conecta a una memoria que permite realizar una operación de lectura y de escritura en un ciclo.

                                                             L
                                   Memoria
                                   principal
                                                             E


Bus de direcciones
     Bus de datos
    Bus de control


           Procesador         Td                        Ta                            4
                                                                                                                                    Señales de control
                                                                                 +
                                                             C2                                                         Unidad de
                         C1    MAR             MBR                               PC       C4 C6         RI
                                                             C3                           C5                             Control        Señales de
                                        T3                             T4                    T8                                        interrupción
               Bus
               interno                                                                                                 T7
                                             T1     T2
                                                                 C9               C10
                                                                       RT1                    RT2
                                                                                                        T5        RE        C7
                                                                                                                            C8
                                       A            B                  0     1            0         1        T6
                                                                 MA    MUX A MB           MUX B
                              RA
                              RB        Banco de
                              RC        registros                                ALU
                              SC                             Cod. OP
                                               E
                                                                       C11        RT3




Se pide:
    a) ¿Qué es y para qué sirve el registro contador de programa? ¿Qué es y para qué sirve el registro de
         instrucción?
    b) Indique las operaciones elementales y las señales de control necesarias para ejecutar la instrucción
         addi R1, R2 valor que suma el contenido del registro R2 con el valor inmediato valor y deja el
         resultado en el registro R1. Tanto R1 como R2 se encuentran en el banco de registros.

Ejercicio 5. Sea un computador de 32 bits con una memoria caché de 512 KB, líneas de 128 bytes y un tiempo de
acceso de 5 ns. La caché es asociativa por conjuntos de 2 vías y se emplea la política de reemplazo LRU. Se pide:
    a) Indique el número de líneas y de conjuntos de la memoria caché del enunciado.
    b) Indique de forma razonada el tamaño de los bloques que se transfieren entre la memoria caché y la
        memoria principal
    c) Si el tiempo para transferir un bloque de memoria principal a caché es de 200 ns y la tasa de aciertos de la
        caché es del 90%, indique el tiempo medio de acceso al sistema de memoria en este computador.
Soluciones

Solución del ejercicio 1
El valor -27,25 en binario es -11011,01 = -1,1011011 x 24. Por tanto:

   o El bit de signo es 1, porque el número es negativo.
   o El exponente es 4, por tanto el exponente que se almacena es 4 + 127 = 131, que en binario es
     10000011
   o La mantisa es 10110110000 …. 00000

Por tanto el número -27,25 se representa como 1100000111011011000………….00000



Solución del ejercicio 2
   a) 0xFF800000 = 111111111000000…..00000000 -> representa menos infinito
   b) 0x40E80000 = 0100000011101000.000000000
      Signo = 0 -> positivo
      Exponente almacenado = 10000001 = 129 -> exponente real = 129 -127 = 2
      Mantisa almacenada = 11010000 …. 000000 -> mantisa real = 1,1101

        El número es 1,1101 x 22 = 111,01 = 7,25


Solución del ejercicio 3

suma:
                   move $t0, $a0
                   li   $t1, 0
            bucle: beq $t0, 0, fin
                   add $t1, $t1, $t0
                   sub, $t0, $t0, 1
                   b    bucle
             fin: move $v0, $t1
                   jr $ra


Solución del ejercicio 4

   a) El contador de programa es el registro que almacena la dirección de la siguiente instrucción a
      ejecutar. El registro de instrucción es el registro que almacena la instrucción que se está
      ejecutando en un momento dado.
b) En la siguiente tabla se muestran las operaciones elementales y las señales de control.

      Ciclo    Operación elemental       Señales de control activadas
      C1       MAR ← PC                  T4, C1
      C2       MBR ← MP,                 L, Td, C2, C4
               PC ← PC + 4
      C3       RI ← MBR                  T3, C6
      C4       Decodificación
      C5       TR1 ← RI(valor)           T8, C9
      C6       R1 ← R2 + TR1             RB = <dir de R2>
                                         MA = 1
                                         MB = 0
                                         Cod op = SUMAR
                                         T5
                                         RC = <dir de R1>
                                         SC



Solución del ejercicio 5

   a) La caché tiene un tamaño de 512 KB = 219 bytes. como cada línea tiene 128 = 27 bytes, el número
      de líneas es 219 bytes / 27 bytes = 212 líneas = 4096 líneas. Como la caché es asociativa por
      conjuntos de 2 vías, cada conjunto tiene dos líneas, por tanto el número de conjuntos es 4096 / 2 =
      2048 conjuntos.
   b) El tamaño del bloque que se transfiere entre memoria principal y caché coincide con el tamaño de
      la línea, es decir, con 128 bytes.
   c) El tiempo medio de acceso al sistema viene dado por la siguiente expresión:

      tm = tc ⋅ Pa + (1-Pa) ⋅ tf

      Por tanto:

      Tm = 5 ⋅0,9 + (1-0,9) ⋅ 205 = 25 ns

Contenu connexe

Tendances

Lecture 23 control de error arq
Lecture 23 control de error arqLecture 23 control de error arq
Lecture 23 control de error arqnica2009
 
Secuencial 2º Bto
Secuencial 2º BtoSecuencial 2º Bto
Secuencial 2º Btorlopez33
 
Lecture 21 detección de códigos de redundancia cíclicos. probabilidad de erro...
Lecture 21 detección de códigos de redundancia cíclicos. probabilidad de erro...Lecture 21 detección de códigos de redundancia cíclicos. probabilidad de erro...
Lecture 21 detección de códigos de redundancia cíclicos. probabilidad de erro...nica2009
 
Modos de direccionamiento
Modos de direccionamientoModos de direccionamiento
Modos de direccionamientoEduardo Abalo
 
Juego de instrucciones: PIC 16F87x
Juego de instrucciones: PIC 16F87xJuego de instrucciones: PIC 16F87x
Juego de instrucciones: PIC 16F87xConstructora Kaizen
 
Comparativa Intel 8086 Motorola 68000
Comparativa Intel 8086   Motorola 68000Comparativa Intel 8086   Motorola 68000
Comparativa Intel 8086 Motorola 68000guest0f5365
 
Lenguaje ensamblador del microprocesador
Lenguaje ensamblador del microprocesadorLenguaje ensamblador del microprocesador
Lenguaje ensamblador del microprocesadorsmfch
 
Técnicas de programación en ensamblador pic16f877a repertorio 35 instrucciones
Técnicas de programación en ensamblador pic16f877a repertorio 35 instrucciones Técnicas de programación en ensamblador pic16f877a repertorio 35 instrucciones
Técnicas de programación en ensamblador pic16f877a repertorio 35 instrucciones Anllel Cardenas Yllanes
 

Tendances (12)

Unidad 4
Unidad 4Unidad 4
Unidad 4
 
Lecture 23 control de error arq
Lecture 23 control de error arqLecture 23 control de error arq
Lecture 23 control de error arq
 
Secuencial 2º Bto
Secuencial 2º BtoSecuencial 2º Bto
Secuencial 2º Bto
 
Lecture 21 detección de códigos de redundancia cíclicos. probabilidad de erro...
Lecture 21 detección de códigos de redundancia cíclicos. probabilidad de erro...Lecture 21 detección de códigos de redundancia cíclicos. probabilidad de erro...
Lecture 21 detección de códigos de redundancia cíclicos. probabilidad de erro...
 
Manual c18
Manual c18Manual c18
Manual c18
 
Modos de direccionamiento
Modos de direccionamientoModos de direccionamiento
Modos de direccionamiento
 
Juego de instrucciones: PIC 16F87x
Juego de instrucciones: PIC 16F87xJuego de instrucciones: PIC 16F87x
Juego de instrucciones: PIC 16F87x
 
Comparativa Intel 8086 Motorola 68000
Comparativa Intel 8086   Motorola 68000Comparativa Intel 8086   Motorola 68000
Comparativa Intel 8086 Motorola 68000
 
Lenguaje ensamblador del microprocesador
Lenguaje ensamblador del microprocesadorLenguaje ensamblador del microprocesador
Lenguaje ensamblador del microprocesador
 
Técnicas de programación en ensamblador pic16f877a repertorio 35 instrucciones
Técnicas de programación en ensamblador pic16f877a repertorio 35 instrucciones Técnicas de programación en ensamblador pic16f877a repertorio 35 instrucciones
Técnicas de programación en ensamblador pic16f877a repertorio 35 instrucciones
 
Operaciones aritméticas
Operaciones aritméticasOperaciones aritméticas
Operaciones aritméticas
 
Registros
RegistrosRegistros
Registros
 

En vedette

Learning goal ricardo myers
Learning goal ricardo myersLearning goal ricardo myers
Learning goal ricardo myersMyersric23
 
Personal branding workshop kojl 2013
Personal branding workshop kojl 2013Personal branding workshop kojl 2013
Personal branding workshop kojl 2013Tom Scholte
 

En vedette (8)

Estudiarec
EstudiarecEstudiarec
Estudiarec
 
Ejercicios tema3
Ejercicios tema3Ejercicios tema3
Ejercicios tema3
 
Learning goal ricardo myers
Learning goal ricardo myersLearning goal ricardo myers
Learning goal ricardo myers
 
Ejercicios tema7
Ejercicios tema7Ejercicios tema7
Ejercicios tema7
 
Ejercicios tema2
Ejercicios tema2Ejercicios tema2
Ejercicios tema2
 
Personal branding workshop kojl 2013
Personal branding workshop kojl 2013Personal branding workshop kojl 2013
Personal branding workshop kojl 2013
 
Ejercicios tema5
Ejercicios tema5Ejercicios tema5
Ejercicios tema5
 
Ejercicios tema6
Ejercicios tema6Ejercicios tema6
Ejercicios tema6
 

Similaire à Soluciones examen-final-enero-2010

26176947 tutorial-v-escritura-en-lcd-usando-teclado-matricial
26176947 tutorial-v-escritura-en-lcd-usando-teclado-matricial26176947 tutorial-v-escritura-en-lcd-usando-teclado-matricial
26176947 tutorial-v-escritura-en-lcd-usando-teclado-matricialGabriel Bravo Rojas
 
Codigos de Linea - Telecomunicaciones III
Codigos de Linea - Telecomunicaciones IIICodigos de Linea - Telecomunicaciones III
Codigos de Linea - Telecomunicaciones IIIAndy Juan Sarango Veliz
 
Codificación Convolucional, Decodificador de Viterbi y Turbo Código
Codificación Convolucional, Decodificador de Viterbi y Turbo CódigoCodificación Convolucional, Decodificador de Viterbi y Turbo Código
Codificación Convolucional, Decodificador de Viterbi y Turbo CódigoOscar Javier Jimenez Revelo
 
Leccion 3 y4_2tp1ene2011
Leccion 3 y4_2tp1ene2011Leccion 3 y4_2tp1ene2011
Leccion 3 y4_2tp1ene2011Jair BG
 
Unidad De Control
Unidad De ControlUnidad De Control
Unidad De Controlroqui.mx
 
Micc final feb14_2009
Micc final feb14_2009Micc final feb14_2009
Micc final feb14_2009Jair BG
 
Micc final sept05_2009
Micc final sept05_2009Micc final sept05_2009
Micc final sept05_2009Jair BG
 
practica 3 labo 2014_escribe tu nombre en displays
practica 3 labo 2014_escribe tu nombre en displayspractica 3 labo 2014_escribe tu nombre en displays
practica 3 labo 2014_escribe tu nombre en displaysFISGON59
 
Gua egel ico
Gua egel icoGua egel ico
Gua egel icoCECYTEM
 
Uso del convertidor analògico digital de un microcontrolador
Uso del convertidor analògico digital de un microcontroladorUso del convertidor analògico digital de un microcontrolador
Uso del convertidor analògico digital de un microcontroladorGabriel Beltran
 

Similaire à Soluciones examen-final-enero-2010 (20)

Intro arquitectura-del-computador
Intro arquitectura-del-computadorIntro arquitectura-del-computador
Intro arquitectura-del-computador
 
26176947 tutorial-v-escritura-en-lcd-usando-teclado-matricial
26176947 tutorial-v-escritura-en-lcd-usando-teclado-matricial26176947 tutorial-v-escritura-en-lcd-usando-teclado-matricial
26176947 tutorial-v-escritura-en-lcd-usando-teclado-matricial
 
Procesadores
ProcesadoresProcesadores
Procesadores
 
Adc y usart pic16 f887
Adc y usart pic16 f887Adc y usart pic16 f887
Adc y usart pic16 f887
 
Codigos de Linea - Telecomunicaciones III
Codigos de Linea - Telecomunicaciones IIICodigos de Linea - Telecomunicaciones III
Codigos de Linea - Telecomunicaciones III
 
Codificación Convolucional, Decodificador de Viterbi y Turbo Código
Codificación Convolucional, Decodificador de Viterbi y Turbo CódigoCodificación Convolucional, Decodificador de Viterbi y Turbo Código
Codificación Convolucional, Decodificador de Viterbi y Turbo Código
 
Leccion 3 y4_2tp1ene2011
Leccion 3 y4_2tp1ene2011Leccion 3 y4_2tp1ene2011
Leccion 3 y4_2tp1ene2011
 
5555.pptx
5555.pptx5555.pptx
5555.pptx
 
Conversor ADC
Conversor ADCConversor ADC
Conversor ADC
 
Unidad De Control
Unidad De ControlUnidad De Control
Unidad De Control
 
Atmel
AtmelAtmel
Atmel
 
Micc final feb14_2009
Micc final feb14_2009Micc final feb14_2009
Micc final feb14_2009
 
Micc final sept05_2009
Micc final sept05_2009Micc final sept05_2009
Micc final sept05_2009
 
practica 3 labo 2014_escribe tu nombre en displays
practica 3 labo 2014_escribe tu nombre en displayspractica 3 labo 2014_escribe tu nombre en displays
practica 3 labo 2014_escribe tu nombre en displays
 
Gua egel ico
Gua egel icoGua egel ico
Gua egel ico
 
Taller cruce por cero
Taller cruce por ceroTaller cruce por cero
Taller cruce por cero
 
Uso del convertidor analògico digital de un microcontrolador
Uso del convertidor analògico digital de un microcontroladorUso del convertidor analògico digital de un microcontrolador
Uso del convertidor analògico digital de un microcontrolador
 
Niple diapopsitiva
Niple   diapopsitivaNiple   diapopsitiva
Niple diapopsitiva
 
Niple diapopsitiva
Niple   diapopsitivaNiple   diapopsitiva
Niple diapopsitiva
 
Niple diapopsitiva
Niple   diapopsitivaNiple   diapopsitiva
Niple diapopsitiva
 

Plus de Xavier Davias

Metodos numericos-3-1212530740013750-9
Metodos numericos-3-1212530740013750-9Metodos numericos-3-1212530740013750-9
Metodos numericos-3-1212530740013750-9Xavier Davias
 
Heckbert p s__adaptive_radiosity_textures_for_bidirectional_r
Heckbert p s__adaptive_radiosity_textures_for_bidirectional_rHeckbert p s__adaptive_radiosity_textures_for_bidirectional_r
Heckbert p s__adaptive_radiosity_textures_for_bidirectional_rXavier Davias
 
Fourier transforms & fft algorithm (paul heckbert, 1998) by tantanoid
Fourier transforms & fft algorithm (paul heckbert, 1998) by tantanoidFourier transforms & fft algorithm (paul heckbert, 1998) by tantanoid
Fourier transforms & fft algorithm (paul heckbert, 1998) by tantanoidXavier Davias
 
Systems interfacesanddeployment
Systems interfacesanddeploymentSystems interfacesanddeployment
Systems interfacesanddeploymentXavier Davias
 
Oracle b tree index internals - rebuilding the thruth
Oracle b tree index internals - rebuilding the thruthOracle b tree index internals - rebuilding the thruth
Oracle b tree index internals - rebuilding the thruthXavier Davias
 
Simulacion sistemas tema6pr-2
Simulacion sistemas tema6pr-2Simulacion sistemas tema6pr-2
Simulacion sistemas tema6pr-2Xavier Davias
 
El hombre anumerico john allen paulos
El hombre anumerico  john allen paulosEl hombre anumerico  john allen paulos
El hombre anumerico john allen paulosXavier Davias
 

Plus de Xavier Davias (19)

Metodos numericos-3-1212530740013750-9
Metodos numericos-3-1212530740013750-9Metodos numericos-3-1212530740013750-9
Metodos numericos-3-1212530740013750-9
 
Heckbert p s__adaptive_radiosity_textures_for_bidirectional_r
Heckbert p s__adaptive_radiosity_textures_for_bidirectional_rHeckbert p s__adaptive_radiosity_textures_for_bidirectional_r
Heckbert p s__adaptive_radiosity_textures_for_bidirectional_r
 
Fourier transforms & fft algorithm (paul heckbert, 1998) by tantanoid
Fourier transforms & fft algorithm (paul heckbert, 1998) by tantanoidFourier transforms & fft algorithm (paul heckbert, 1998) by tantanoid
Fourier transforms & fft algorithm (paul heckbert, 1998) by tantanoid
 
03.problemas
03.problemas03.problemas
03.problemas
 
Systems interfacesanddeployment
Systems interfacesanddeploymentSystems interfacesanddeployment
Systems interfacesanddeployment
 
Oracle b tree index internals - rebuilding the thruth
Oracle b tree index internals - rebuilding the thruthOracle b tree index internals - rebuilding the thruth
Oracle b tree index internals - rebuilding the thruth
 
Sistemas temaii 5
Sistemas temaii 5Sistemas temaii 5
Sistemas temaii 5
 
Simulacion sistemas tema6pr-2
Simulacion sistemas tema6pr-2Simulacion sistemas tema6pr-2
Simulacion sistemas tema6pr-2
 
El hombre anumerico john allen paulos
El hombre anumerico  john allen paulosEl hombre anumerico  john allen paulos
El hombre anumerico john allen paulos
 
Clase3
Clase3Clase3
Clase3
 
Cap04
Cap04Cap04
Cap04
 
Cap2
Cap2Cap2
Cap2
 
Cap1
Cap1Cap1
Cap1
 
Aic multiproc
Aic multiprocAic multiproc
Aic multiproc
 
Aa
AaAa
Aa
 
08 0300 cs
08 0300 cs08 0300 cs
08 0300 cs
 
Cp223
Cp223Cp223
Cp223
 
Cap04
Cap04Cap04
Cap04
 
Dealership market
Dealership marketDealership market
Dealership market
 

Soluciones examen-final-enero-2010

  • 1. UNIVERSIDAD CARLOS III DE MADRID. DEPARTAMENTO DE INFORMÁTICA INGENIERÍA TÉCNICA EN INFORMÁTICA DE GESTIÓN. ESTRUCTURA DE COMPUTADORES Examen final. 22 de enero de 2010 Para la realización del presente examen se dispondrá de 1:30 horas. NO se podrán utilizar libros, apuntes ni calculadoras de ningún tipo. Ejercicio 1. Represente en el estándar de coma flotante IEEE 754 de 32 bits el siguiente número: -27.25 Ejercicio 2. Indique de forma razonada el valor decimal de los siguientes números hexadecimales que representan números en coma flotante en el estándar IEEE 754 de 32 bits: a) 0xFF800000 b) 0x40E80000 Ejercicio 3. Escriba utilizando el ensamblador del MIPS32, el código de una función que calcule el resultado de la suma 1 + 2+ 3 + …. + N. El valor de N se pasa a la función en el registro $a0 y se asumirá que es mayor que 0. La función devolverá el resultado en el registro $v1. Ejercicio 4. Considere el siguiente esquema de procesador de 32 bits. El banco de registros incluye 32 registros. Considere que el computador utiliza un ciclo de reloj para realizar la decodificación de la instrucción y que se conecta a una memoria que permite realizar una operación de lectura y de escritura en un ciclo. L Memoria principal E Bus de direcciones Bus de datos Bus de control Procesador Td Ta 4 Señales de control + C2 Unidad de C1 MAR MBR PC C4 C6 RI C3 C5 Control Señales de T3 T4 T8 interrupción Bus interno T7 T1 T2 C9 C10 RT1 RT2 T5 RE C7 C8 A B 0 1 0 1 T6 MA MUX A MB MUX B RA RB Banco de RC registros ALU SC Cod. OP E C11 RT3 Se pide: a) ¿Qué es y para qué sirve el registro contador de programa? ¿Qué es y para qué sirve el registro de instrucción? b) Indique las operaciones elementales y las señales de control necesarias para ejecutar la instrucción addi R1, R2 valor que suma el contenido del registro R2 con el valor inmediato valor y deja el resultado en el registro R1. Tanto R1 como R2 se encuentran en el banco de registros. Ejercicio 5. Sea un computador de 32 bits con una memoria caché de 512 KB, líneas de 128 bytes y un tiempo de acceso de 5 ns. La caché es asociativa por conjuntos de 2 vías y se emplea la política de reemplazo LRU. Se pide: a) Indique el número de líneas y de conjuntos de la memoria caché del enunciado. b) Indique de forma razonada el tamaño de los bloques que se transfieren entre la memoria caché y la memoria principal c) Si el tiempo para transferir un bloque de memoria principal a caché es de 200 ns y la tasa de aciertos de la caché es del 90%, indique el tiempo medio de acceso al sistema de memoria en este computador.
  • 2. Soluciones Solución del ejercicio 1 El valor -27,25 en binario es -11011,01 = -1,1011011 x 24. Por tanto: o El bit de signo es 1, porque el número es negativo. o El exponente es 4, por tanto el exponente que se almacena es 4 + 127 = 131, que en binario es 10000011 o La mantisa es 10110110000 …. 00000 Por tanto el número -27,25 se representa como 1100000111011011000………….00000 Solución del ejercicio 2 a) 0xFF800000 = 111111111000000…..00000000 -> representa menos infinito b) 0x40E80000 = 0100000011101000.000000000 Signo = 0 -> positivo Exponente almacenado = 10000001 = 129 -> exponente real = 129 -127 = 2 Mantisa almacenada = 11010000 …. 000000 -> mantisa real = 1,1101 El número es 1,1101 x 22 = 111,01 = 7,25 Solución del ejercicio 3 suma: move $t0, $a0 li $t1, 0 bucle: beq $t0, 0, fin add $t1, $t1, $t0 sub, $t0, $t0, 1 b bucle fin: move $v0, $t1 jr $ra Solución del ejercicio 4 a) El contador de programa es el registro que almacena la dirección de la siguiente instrucción a ejecutar. El registro de instrucción es el registro que almacena la instrucción que se está ejecutando en un momento dado.
  • 3. b) En la siguiente tabla se muestran las operaciones elementales y las señales de control. Ciclo Operación elemental Señales de control activadas C1 MAR ← PC T4, C1 C2 MBR ← MP, L, Td, C2, C4 PC ← PC + 4 C3 RI ← MBR T3, C6 C4 Decodificación C5 TR1 ← RI(valor) T8, C9 C6 R1 ← R2 + TR1 RB = <dir de R2> MA = 1 MB = 0 Cod op = SUMAR T5 RC = <dir de R1> SC Solución del ejercicio 5 a) La caché tiene un tamaño de 512 KB = 219 bytes. como cada línea tiene 128 = 27 bytes, el número de líneas es 219 bytes / 27 bytes = 212 líneas = 4096 líneas. Como la caché es asociativa por conjuntos de 2 vías, cada conjunto tiene dos líneas, por tanto el número de conjuntos es 4096 / 2 = 2048 conjuntos. b) El tamaño del bloque que se transfiere entre memoria principal y caché coincide con el tamaño de la línea, es decir, con 128 bytes. c) El tiempo medio de acceso al sistema viene dado por la siguiente expresión: tm = tc ⋅ Pa + (1-Pa) ⋅ tf Por tanto: Tm = 5 ⋅0,9 + (1-0,9) ⋅ 205 = 25 ns