SlideShare une entreprise Scribd logo
1  sur  37
MODOS DE TRANSMISIÓN Codificación
Modos de Transmisión ,[object Object],[object Object],[object Object],[object Object],[object Object]
La sincronización se puede lograr de dos formas: Transmisión Asíncrona : Cada carácter (byte) se trata de manera independiente para fines de sincronización de reloj (bit) y de carácter (byte), y el receptor se resincroniza al principio de cada carácter recibido. Transmisión Síncrona:  Toda la trama de caracteres se transmiten en forma de una cadena de bits contiguos, y el receptor trata de mantener la sincronía con el flujo de bits de llegada hasta que recibe la trama completa.
Transmisión asíncrona Este tipo de comunicación es utilizado cuando los datos que se van a transmitir se generan a intervalos aleatorios, es decir presenta una tasa de transmisión indeterminada con intervalos de tiempo aleatorio. Sincronización de bit. bit de inicio  y uno o más  bits   de   paro . Sincronización de carácter y trama. Conteo. La transmisión asíncrona puede servir también para transmitir bloques de caracteres.
 
[object Object],[object Object],[object Object],[object Object],[object Object]
[object Object],[object Object]
[object Object],[object Object],[object Object],[object Object],[object Object]
Sincronización de bits El reloj del receptor con el cual desplazamos la cadena serial hacia el registro SIPO trabaja en forma asíncrona respecto a la señal recibida.  Si deseamos que la recepción se lleve a cabo sin fallos debemos muestrear la señal recibida lo más cercano al centro de cada bit. Para lograrlo, requerimos de un reloj local con frecuencia de N veces la tasa de bits transmitida (N=16), por lo que cada bit se desplaza al registro SIPO cada N ciclos de dicho reloj. Una vez detectada la primer transición (1  0), la señal se muestrea después de N/2 ciclos y subsecuentemente cada N ciclos de reloj. La tasa de bits máxima es de 19.2Kbps.
 
 
Sincronización de byte El circuito de control de transmisión del receptor se programa de modo que opere con el mismo número de bits por carácter y el mismo número de bits de paro que el transmisor. Una vez detectado el bit de inicio, para que el receptor establezca la sincronización de carácter, basta contar el número de bits programado. A continuación, transfiere el byte recibido a un registro  buffer  local, indicando al dispositivo controlador que ha recibido un nuevo byte.
Sincronización de trama ,[object Object],[object Object],[object Object]
[object Object],[object Object],[object Object],[object Object]
Al recibir cada uno de los bytes posteriores a la secuencia DLE-STX, el receptor determina si es un carácter DLE. Si lo es, el receptor procesará el siguiente carácter para determinar si es otro DLE o un ETX. Si es otro DLE el receptor lo desechará y esperará el siguiente byte. Si es un ETX, tendrá la seguridad de que ha llegado al final de la trama.
Transmisión Síncrona ,[object Object],[object Object],[object Object],[object Object],[object Object],[object Object]
[object Object],[object Object],[object Object]
Sincronización de bit ,[object Object],[object Object],[object Object],[object Object]
 
Codificación Existen tres métodos de codificación para incorporar información de sincronía (reloj) en un flujo de bits transmitido. Codificación Bipolar:  El flujo de bits por transmitir se codifica de tal forma que un 1 binario está representado por un pulso positivo y el 0 por un pulso negativo. Cada celda de bit de la información bipolar codificada contiene información de reloj. Puesto que este tipo de señal codificada vuelve al nivel cero después de cada bit codificado (positivo o negativo), decimos que es una  señal de retorno a cero  (RZ: return to zero ).
 
Codificación Manchester o de fase:  Consiste en una señal codificada de 2 niveles de voltaje, en donde: Un 1 binario se codifica como una señal bajo-alto. Un 0 binario se codifica como una señal alto-bajo. Debido a ello, se le conoce también como  señal sin retorno a cero  (NRZ:  non-return-zero ). Ya que siempre existe una transición 1  0 y 0  1 en el centro de cada celda de bit, ésta sirve para la extracción del reloj. Así pues, se tendrá un pulso de reloj en el centro de la segunda mitad de la celda de bit.
 
Codificación Manchester Diferencial:  Se distingue de la codificación Manchester en que, aunque sigue habiendo una transición en el centro de cada celda de bit,  sólo habrá una transición al principio de la celda de bit si el siguiente bit por codificar es un cero. El reloj se genera al final de cada celda de bit y las transiciones en la celda determinan si el bit recibido es un 0 o un 1 lógico.
 
Lazo de fijación de la fase digital  (DPLL) –  Digital Phase Look Loop DPLL es el circuito que mantiene la sincronía de bit con ayuda de un oscilador controlado por cristal y es capaz de mantener constante su frecuencia al grado que sólo requiera de pequeños reajustes a intervalos irregulares. Consiste en codificar el reloj en el flujo de bits transmitido empleando una fuente de reloj estable en el receptor que se mantenga en sincronía temporal con el flujo de bits de llegada.
Utiliza la codificación de señal  invertida sin retorno a cero (NRZI  – Non return to Zero Inverted ). Con ésta codificación cada bit ocupa un pulso de anchura completa y donde el nivel de señal no cambia para la transmisión de un 1 binario, pero un 0 binario si origina un cambio.
[object Object],[object Object]
Si el flujo de bits de llegada y el reloj local  están en sincronía , el estado de la señal de llegada se muestreará y se introducirá en el SIPO en el centro de cada bit, y habrá exactamente  32  periodos de reloj en cada muestreo.
[object Object],[object Object],[object Object]
Así pues, con ajustes sucesivos se mantienen los pulsos de muestreo generados cerca del centro de cada celda de bit.
Con la codificación NRZI, la tasa máxima de cambio de polaridad para la señal codificada es un medio de la que se obtiene con la codificación bipolar y Manchester. Para una misma tasa de datos, las codificaciones bipolares y Manchester requiere un ancho de banda de transmisión dos veces mayor que una señal codificada por NRZI. LAN – Bipolar y Manchester:Debido a los tramos de cableado relativamente cortos, aunque trabaje con tasas de bits relativamente elevadas, la atenuación y ancho de banda del medio no constituirá un gran problema. WAN – NRZI: Es común utilizar cable par trenzado con altas tasas de bits y en distancias dadas en kilómetros, por lo que se requiere un mejor aprovechamiento del canal de datos.
Otros tipos de codificación para DPLL ,[object Object],[object Object],[object Object]
[object Object],[object Object],[object Object],[object Object]
Bipolar 3 de alta densidad (HDB3  –  Hight Density Bipolar 3 ) : En éste tipo de codificación cualquier cadena de 4 ceros se remplaza por una cadena de 3 ceros seguida de una Violación. Desventaja: Si existe una cadena larga de ceros se introducirá un valor CC, por lo que se recurre a: La codificación de 4 ceros sucesivos se cambia por B00V.
Codificación para DLL multinivel La codificación multinivel tiene la función de disminuir la tasa de  bauds  de la transmisión (transiciones) por medio de la representación de más de un bit por cada celda de tiempo (pulso). (160kbps). Estos códigos se denominan  mBnL. m: número de bits por secuencia. n: número de pulsos en representación. B: bipolar. L: niveles. T-ternario (+,0,-) Q-Cuaternario (+3,+1,-1,-3).
 

Contenu connexe

Tendances

Guía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupcionesGuía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupcionesLuis Zurita
 
Modulacion y Codificacion Digital - Analogo (ASK, FSK & PSK)
Modulacion y Codificacion Digital - Analogo (ASK, FSK & PSK)Modulacion y Codificacion Digital - Analogo (ASK, FSK & PSK)
Modulacion y Codificacion Digital - Analogo (ASK, FSK & PSK)Juan Herrera Benitez
 
Modulacion digital
Modulacion digitalModulacion digital
Modulacion digitalcctobarial
 
MUESTREO Y RECONSTRUCCION DE SEÑALES
MUESTREO Y RECONSTRUCCION DE SEÑALESMUESTREO Y RECONSTRUCCION DE SEÑALES
MUESTREO Y RECONSTRUCCION DE SEÑALESLinda Yesenia
 
Codificación manchester
Codificación manchesterCodificación manchester
Codificación manchesterRoger Vicente
 
Problema resuelto de Maquinas de estado
Problema resuelto de Maquinas de estadoProblema resuelto de Maquinas de estado
Problema resuelto de Maquinas de estadoHugoDanteGarciaMunoz
 
Lógica positiva negativa
Lógica positiva negativaLógica positiva negativa
Lógica positiva negativaryder27
 
Presentación Arreglo de Antenas
Presentación Arreglo de AntenasPresentación Arreglo de Antenas
Presentación Arreglo de AntenasAntenas_propagacion
 
Archivo 2 introduccion_a_las_telecomunicaciones_1
Archivo 2 introduccion_a_las_telecomunicaciones_1Archivo 2 introduccion_a_las_telecomunicaciones_1
Archivo 2 introduccion_a_las_telecomunicaciones_1Enrique Zrt
 
Ejercicios Modulación Análoga & Digital resultados(fam)-rev3
Ejercicios Modulación Análoga & Digital resultados(fam)-rev3Ejercicios Modulación Análoga & Digital resultados(fam)-rev3
Ejercicios Modulación Análoga & Digital resultados(fam)-rev3Francisco Apablaza
 

Tendances (20)

Guía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupcionesGuía rápida tmr0 e interrupciones
Guía rápida tmr0 e interrupciones
 
Modulacion y Codificacion Digital - Analogo (ASK, FSK & PSK)
Modulacion y Codificacion Digital - Analogo (ASK, FSK & PSK)Modulacion y Codificacion Digital - Analogo (ASK, FSK & PSK)
Modulacion y Codificacion Digital - Analogo (ASK, FSK & PSK)
 
Modulacion digital
Modulacion digitalModulacion digital
Modulacion digital
 
MUESTREO Y RECONSTRUCCION DE SEÑALES
MUESTREO Y RECONSTRUCCION DE SEÑALESMUESTREO Y RECONSTRUCCION DE SEÑALES
MUESTREO Y RECONSTRUCCION DE SEÑALES
 
Codificación manchester
Codificación manchesterCodificación manchester
Codificación manchester
 
Exposicion hdb3.pptx
Exposicion hdb3.pptxExposicion hdb3.pptx
Exposicion hdb3.pptx
 
Problema resuelto de Maquinas de estado
Problema resuelto de Maquinas de estadoProblema resuelto de Maquinas de estado
Problema resuelto de Maquinas de estado
 
Lógica positiva negativa
Lógica positiva negativaLógica positiva negativa
Lógica positiva negativa
 
Modulacion analogica
Modulacion analogicaModulacion analogica
Modulacion analogica
 
Codigos de linea 171121 (1).pptx
Codigos de linea 171121 (1).pptxCodigos de linea 171121 (1).pptx
Codigos de linea 171121 (1).pptx
 
Presentación Arreglo de Antenas
Presentación Arreglo de AntenasPresentación Arreglo de Antenas
Presentación Arreglo de Antenas
 
Introducción al Lenguaje C para microcontroladores PIC
Introducción al Lenguaje C para microcontroladores PICIntroducción al Lenguaje C para microcontroladores PIC
Introducción al Lenguaje C para microcontroladores PIC
 
Archivo 2 introduccion_a_las_telecomunicaciones_1
Archivo 2 introduccion_a_las_telecomunicaciones_1Archivo 2 introduccion_a_las_telecomunicaciones_1
Archivo 2 introduccion_a_las_telecomunicaciones_1
 
Registro status PIC16F84A
Registro status PIC16F84ARegistro status PIC16F84A
Registro status PIC16F84A
 
Final1 tomasi
Final1 tomasiFinal1 tomasi
Final1 tomasi
 
Circuitos secuenciales
Circuitos secuencialesCircuitos secuenciales
Circuitos secuenciales
 
Control digital
Control digitalControl digital
Control digital
 
Modulación delta
Modulación deltaModulación delta
Modulación delta
 
Ejercicios Modulación Análoga & Digital resultados(fam)-rev3
Ejercicios Modulación Análoga & Digital resultados(fam)-rev3Ejercicios Modulación Análoga & Digital resultados(fam)-rev3
Ejercicios Modulación Análoga & Digital resultados(fam)-rev3
 
1 modulación psk
1 modulación psk1 modulación psk
1 modulación psk
 

Similaire à 5. codificación resumida

Similaire à 5. codificación resumida (20)

Transmisión asíncrona
Transmisión asíncronaTransmisión asíncrona
Transmisión asíncrona
 
5 e loyo eduardo c. asincrona y sincrona
5 e  loyo eduardo c. asincrona y sincrona5 e  loyo eduardo c. asincrona y sincrona
5 e loyo eduardo c. asincrona y sincrona
 
7 MODULACION 8VSB.pdf
7 MODULACION 8VSB.pdf7 MODULACION 8VSB.pdf
7 MODULACION 8VSB.pdf
 
PDH
PDHPDH
PDH
 
interfaces y perifericos.pdf
interfaces y perifericos.pdfinterfaces y perifericos.pdf
interfaces y perifericos.pdf
 
Modulacion Y Demodulacion
Modulacion Y DemodulacionModulacion Y Demodulacion
Modulacion Y Demodulacion
 
Pdh
PdhPdh
Pdh
 
Transmision de datos generalidades
Transmision de datos generalidadesTransmision de datos generalidades
Transmision de datos generalidades
 
Transmisión asíncrona y síncrona
Transmisión asíncrona y síncronaTransmisión asíncrona y síncrona
Transmisión asíncrona y síncrona
 
Tecnicas codificacion digital
Tecnicas codificacion digitalTecnicas codificacion digital
Tecnicas codificacion digital
 
guia didactica
guia didacticaguia didactica
guia didactica
 
Utea cd-02-me02-cd tx-digital2015-ii
Utea cd-02-me02-cd tx-digital2015-iiUtea cd-02-me02-cd tx-digital2015-ii
Utea cd-02-me02-cd tx-digital2015-ii
 
Codificación de datos
Codificación de datosCodificación de datos
Codificación de datos
 
Trabajo n° 1 electronica digital ii
Trabajo n° 1 electronica digital iiTrabajo n° 1 electronica digital ii
Trabajo n° 1 electronica digital ii
 
Transmisión de datos
Transmisión de datosTransmisión de datos
Transmisión de datos
 
Comunicaciones en serie
Comunicaciones  en serieComunicaciones  en serie
Comunicaciones en serie
 
Codicficacion
CodicficacionCodicficacion
Codicficacion
 
TRANSMISIONES DIGITALES
TRANSMISIONES DIGITALESTRANSMISIONES DIGITALES
TRANSMISIONES DIGITALES
 
Codicficacion
CodicficacionCodicficacion
Codicficacion
 
Codicficacion
CodicficacionCodicficacion
Codicficacion
 

Plus de jaimepech (17)

3. desarrollo
3. desarrollo3. desarrollo
3. desarrollo
 
3. sistemas celulares (clase 3 4)
3. sistemas celulares (clase 3 4)3. sistemas celulares (clase 3 4)
3. sistemas celulares (clase 3 4)
 
Clase 3
Clase 3Clase 3
Clase 3
 
Clase 2
Clase 2Clase 2
Clase 2
 
Tema 1
Tema 1Tema 1
Tema 1
 
Enlaces
EnlacesEnlaces
Enlaces
 
Unidad 2
Unidad 2Unidad 2
Unidad 2
 
Unidad 1
Unidad 1Unidad 1
Unidad 1
 
10. Diez
10. Diez10. Diez
10. Diez
 
9. nueve
9. nueve9. nueve
9. nueve
 
Huffman
HuffmanHuffman
Huffman
 
mod
modmod
mod
 
232
232232
232
 
canal
canalcanal
canal
 
Medio
MedioMedio
Medio
 
0. introducción
0. introducción0. introducción
0. introducción
 
Tree
TreeTree
Tree
 

5. codificación resumida

  • 1. MODOS DE TRANSMISIÓN Codificación
  • 2.
  • 3. La sincronización se puede lograr de dos formas: Transmisión Asíncrona : Cada carácter (byte) se trata de manera independiente para fines de sincronización de reloj (bit) y de carácter (byte), y el receptor se resincroniza al principio de cada carácter recibido. Transmisión Síncrona: Toda la trama de caracteres se transmiten en forma de una cadena de bits contiguos, y el receptor trata de mantener la sincronía con el flujo de bits de llegada hasta que recibe la trama completa.
  • 4. Transmisión asíncrona Este tipo de comunicación es utilizado cuando los datos que se van a transmitir se generan a intervalos aleatorios, es decir presenta una tasa de transmisión indeterminada con intervalos de tiempo aleatorio. Sincronización de bit. bit de inicio y uno o más bits de paro . Sincronización de carácter y trama. Conteo. La transmisión asíncrona puede servir también para transmitir bloques de caracteres.
  • 5.  
  • 6.
  • 7.
  • 8.
  • 9. Sincronización de bits El reloj del receptor con el cual desplazamos la cadena serial hacia el registro SIPO trabaja en forma asíncrona respecto a la señal recibida. Si deseamos que la recepción se lleve a cabo sin fallos debemos muestrear la señal recibida lo más cercano al centro de cada bit. Para lograrlo, requerimos de un reloj local con frecuencia de N veces la tasa de bits transmitida (N=16), por lo que cada bit se desplaza al registro SIPO cada N ciclos de dicho reloj. Una vez detectada la primer transición (1  0), la señal se muestrea después de N/2 ciclos y subsecuentemente cada N ciclos de reloj. La tasa de bits máxima es de 19.2Kbps.
  • 10.  
  • 11.  
  • 12. Sincronización de byte El circuito de control de transmisión del receptor se programa de modo que opere con el mismo número de bits por carácter y el mismo número de bits de paro que el transmisor. Una vez detectado el bit de inicio, para que el receptor establezca la sincronización de carácter, basta contar el número de bits programado. A continuación, transfiere el byte recibido a un registro buffer local, indicando al dispositivo controlador que ha recibido un nuevo byte.
  • 13.
  • 14.
  • 15. Al recibir cada uno de los bytes posteriores a la secuencia DLE-STX, el receptor determina si es un carácter DLE. Si lo es, el receptor procesará el siguiente carácter para determinar si es otro DLE o un ETX. Si es otro DLE el receptor lo desechará y esperará el siguiente byte. Si es un ETX, tendrá la seguridad de que ha llegado al final de la trama.
  • 16.
  • 17.
  • 18.
  • 19.  
  • 20. Codificación Existen tres métodos de codificación para incorporar información de sincronía (reloj) en un flujo de bits transmitido. Codificación Bipolar: El flujo de bits por transmitir se codifica de tal forma que un 1 binario está representado por un pulso positivo y el 0 por un pulso negativo. Cada celda de bit de la información bipolar codificada contiene información de reloj. Puesto que este tipo de señal codificada vuelve al nivel cero después de cada bit codificado (positivo o negativo), decimos que es una señal de retorno a cero (RZ: return to zero ).
  • 21.  
  • 22. Codificación Manchester o de fase: Consiste en una señal codificada de 2 niveles de voltaje, en donde: Un 1 binario se codifica como una señal bajo-alto. Un 0 binario se codifica como una señal alto-bajo. Debido a ello, se le conoce también como señal sin retorno a cero (NRZ: non-return-zero ). Ya que siempre existe una transición 1  0 y 0  1 en el centro de cada celda de bit, ésta sirve para la extracción del reloj. Así pues, se tendrá un pulso de reloj en el centro de la segunda mitad de la celda de bit.
  • 23.  
  • 24. Codificación Manchester Diferencial: Se distingue de la codificación Manchester en que, aunque sigue habiendo una transición en el centro de cada celda de bit, sólo habrá una transición al principio de la celda de bit si el siguiente bit por codificar es un cero. El reloj se genera al final de cada celda de bit y las transiciones en la celda determinan si el bit recibido es un 0 o un 1 lógico.
  • 25.  
  • 26. Lazo de fijación de la fase digital (DPLL) – Digital Phase Look Loop DPLL es el circuito que mantiene la sincronía de bit con ayuda de un oscilador controlado por cristal y es capaz de mantener constante su frecuencia al grado que sólo requiera de pequeños reajustes a intervalos irregulares. Consiste en codificar el reloj en el flujo de bits transmitido empleando una fuente de reloj estable en el receptor que se mantenga en sincronía temporal con el flujo de bits de llegada.
  • 27. Utiliza la codificación de señal invertida sin retorno a cero (NRZI – Non return to Zero Inverted ). Con ésta codificación cada bit ocupa un pulso de anchura completa y donde el nivel de señal no cambia para la transmisión de un 1 binario, pero un 0 binario si origina un cambio.
  • 28.
  • 29. Si el flujo de bits de llegada y el reloj local están en sincronía , el estado de la señal de llegada se muestreará y se introducirá en el SIPO en el centro de cada bit, y habrá exactamente 32 periodos de reloj en cada muestreo.
  • 30.
  • 31. Así pues, con ajustes sucesivos se mantienen los pulsos de muestreo generados cerca del centro de cada celda de bit.
  • 32. Con la codificación NRZI, la tasa máxima de cambio de polaridad para la señal codificada es un medio de la que se obtiene con la codificación bipolar y Manchester. Para una misma tasa de datos, las codificaciones bipolares y Manchester requiere un ancho de banda de transmisión dos veces mayor que una señal codificada por NRZI. LAN – Bipolar y Manchester:Debido a los tramos de cableado relativamente cortos, aunque trabaje con tasas de bits relativamente elevadas, la atenuación y ancho de banda del medio no constituirá un gran problema. WAN – NRZI: Es común utilizar cable par trenzado con altas tasas de bits y en distancias dadas en kilómetros, por lo que se requiere un mejor aprovechamiento del canal de datos.
  • 33.
  • 34.
  • 35. Bipolar 3 de alta densidad (HDB3 – Hight Density Bipolar 3 ) : En éste tipo de codificación cualquier cadena de 4 ceros se remplaza por una cadena de 3 ceros seguida de una Violación. Desventaja: Si existe una cadena larga de ceros se introducirá un valor CC, por lo que se recurre a: La codificación de 4 ceros sucesivos se cambia por B00V.
  • 36. Codificación para DLL multinivel La codificación multinivel tiene la función de disminuir la tasa de bauds de la transmisión (transiciones) por medio de la representación de más de un bit por cada celda de tiempo (pulso). (160kbps). Estos códigos se denominan mBnL. m: número de bits por secuencia. n: número de pulsos en representación. B: bipolar. L: niveles. T-ternario (+,0,-) Q-Cuaternario (+3,+1,-1,-3).
  • 37.