Akram Malak
Né le 01/0 1/1987 9 rue Clément, 38000 Grenoble - FRANCE
Nationalité Egyptienne 07 62 41 58 34
Célibataire akr...
E) Déterminer les paramètres de LS and HS switches.
F) Test Benches et Simulation des bloques analogiques Bande Gap et POR...
Sujet : Recherche des géométries (W, L) pour une Référence de Tension Band Gap par
application du simulateur CHAMS + optim...
Prochain SlideShare
Chargement dans…5
×

CV_Akram_Malak_Fr

85 vues

Publié le

0 commentaire
0 j’aime
Statistiques
Remarques
  • Soyez le premier à commenter

  • Soyez le premier à aimer ceci

Aucun téléchargement
Vues
Nombre de vues
85
Sur SlideShare
0
Issues des intégrations
0
Intégrations
9
Actions
Partages
0
Téléchargements
2
Commentaires
0
J’aime
0
Intégrations 0
Aucune incorporation

Aucune remarque pour cette diapositive

CV_Akram_Malak_Fr

  1. 1. Akram Malak Né le 01/0 1/1987 9 rue Clément, 38000 Grenoble - FRANCE Nationalité Egyptienne 07 62 41 58 34 Célibataire akram.malak.86@gmail.com Autorisé de travailler en France INGENIEUR ELECTRONICIEN Spécialité : Conception Analogique Formations et diplômes 2011 Obtention du Mastère II SESI : Systèmes Electroniques et Systèmes Informatiques- (Mention très bien) - Laboratoire LIP 6, Université Paris 6 – Pierre et Marie Curie. 2009-2010 Obtention du Mastère I : Electronique et Télécommunication- (Mention très bien), Université Aïn Chams, Le Caire. 2004-2009 Obtention du diplôme d’ingénierie en Electronique et Télécommunication. (Mention très bien) – Faculté d’ingénierie de l’Université Aïn Chams. 1991-2004 Etudes primaires et secondaires au collège Saint Jean Baptiste de La Salle, Le Caire. Baccalauréat Egyptien – Série S (Mention très bien). Expériences professionnelles – Projets Recherche personnel privé : Sujet : 1-idée d'un convertisseur DC/DC de type Boost mode courant (meilleur rendement- meilleur cout) - grande occasion de business pour tout type de convertisseur. 2- Inverting convertisseur DC to DC sans ripple en utilisant des transistors normally ON (nouvelle génération des produits) Aout 2015 – Mai 2016 Ingénieur Concepteur des circuits analogique. ON Semi-Conducteurs, Limerick - Conception analogique pour la partie ncp63516t A) Oscillateur de type rampe générant les fréquences 3 MHz,6 MHz .. 12 MHz. B) Pré-Filtre pour le ADC de la partie. C) Conception du bloc Capaciteur Trim pour mesurer la capacitance de PID de convertisseur DC/DC. D) Conception de l’amplificateur de PID et son réseau de filtrage.
  2. 2. E) Déterminer les paramètres de LS and HS switches. F) Test Benches et Simulation des bloques analogiques Bande Gap et POR. - Simulation et suggestion Test pour déterminer les défauts (hors spécification de client) pour la partie ncd9812. A) Effet transitoire pour l’amplificateur puissance de 15 V. B) Gain/Offset pour l’amplificateur de puissance non inversé de 15 V. - Conception et Simulation de bloc Comparateur de Courant rapide pour la partie ncp69820 avec un temps de montant et descendant de 1 ns. - Conception, suggestion Test et conseiller pour le Layout de la partie pour tout type de conception de projets. Juin 2014 – Octobre 2014 Ingénieur Concepteur des circuits analogique. Freescale Semi Conducteurs - Vérification des régulateurs linéaires. - Evaluation des simulateurs nœuds flottants. - Design d’une pompe de charge négative. Novembre 2013 –Avril 2014 Ingénieur Concepteur des circuits analogique – Laboratoire LIP6 – Université PARIS 6 Sujet : Réalisation d’un convertisseur DC/DC au niveau système sous MATLAB passant par la conception sous Cadence pour la boucle de compensation contrôlant les commandes de HS et de LS transistor de puissance. Mai 2012 – Octobre 2013 Ingénieur Concepteur des circuits analogique. CEA département DACLE. Sujet : Conception d’un driver, qui commande les composants de puissance, rassemblant les blocs fonctionnels suivants : Oscillateur BF, Référence de Tension Band Gap, Comparateur Programmable, Décodeur Galvanique et Détecteur de Température. (Design + Layout) Réalisation du Test-Bench pour le driver, circuit fonctionnel confirmé. Techno : AMS 0.35 HV – HOTMOS Fraunhofer 1 µm (Haute Température). En projet : Pompe de charge et driver à base de composants de puissance ; minimisation de circuits intégrés. Octobre 2011- Avril 2012 Ingénieur Conception des circuits analogique – Laboratoire LIP6 – Université PARIS 6 en collaboration avec le CEA/DAM/DIF.
  3. 3. Sujet : Recherche des géométries (W, L) pour une Référence de Tension Band Gap par application du simulateur CHAMS + optimiseur développé spécialement au LIP6. 2010 - 2011 Stage du Mastère II SESI au LIP6. Sujet : développement d’un algorithme géométrique de minimisation de fonctions à grands nombre de variables (W, L, Vgs , Vth …) ; prise en compte des contraintes imposées : Gain, Bande passante, Fréquence Ft , Consommation …. ). Article en cours de publication dans la revue VLSI INTEGRATION. 2009 Stage de fin d’études d’ingénierie Université Aïn Chams – Société Si-Ware Systems, Le Caire. Sujet : Conception d’un convertisseur A/N de type ∑-Δ du 3ème ordre pour servir un PLL, développement d’une topologie avec boucle unique ; stabilité confirmée. Compétences informatiques Développement C, C++, MATLAB, SIMULINK. Electronique CADENCE, VHDL, VHDL – AMS, ELDO, PSPICE, CHAMS (circuit hiérarchique AMS). Environnement Windows, Linux. Langues étrangères Anglais courant, TOEFL 84/120. Français courant. Arabe langue maternelle. Autres Activités Sport Tennis et Football. Loisirs Histoire des sciences, Musique classique.

×